Skip navigation
Veuillez utiliser cette adresse pour citer ce document : http://repositorio.unb.br/handle/10482/7194
Fichier(s) constituant ce document :
Fichier Description TailleFormat 
2008_GilmaSilvaBeserra.pdf5,55 MBAdobe PDFVoir/Ouvrir
Titre: Projeto de estruturas de armazenamento digital em um SoC para controle de irrigação
Auteur(s): Beserra, Gilmar Silva
Orientador(es):: Rocha, Adson Ferreira da
Assunto:: Circuitos eletrônicos
Sistemas de comunicação sem fio
Date de publication: 24-mar-2011
Référence bibliographique: BESERRA, Gilmar Silva. Projeto de estruturas de armazenamento digital em um SoC para controle de irrigação. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2004.
Résumé: Neste trabalho foram projetados e implementados uma memória ROM de 256 bits, uma memória RAM de 128 bits e um banco com 16 registradores de 16 bits, em tecnologia CMOS 0.35 m, como veículos de validação preliminar de uma arquitetura contendo 2kB de ROM e 8 kB de RAM. Tais estruturas integram um Sistema em Chip (SoC) para comunicação sem fio em um sistema de controle de irrigação. Foram desenvolvidos os projetos arquitetural, elétrico e físico das unidades anteriormente citadas utilizando técnicas de projeto orientado à testabilidade. Esses módulos foram projetados e simulados utilizando ferramentas do CADENCE e atenderam às especificações previamente definidas. Após validadas, as estruturas foram enviadas para fabricação. _________________________________________________________________________________ ABSTRACT
A 256-bit ROM, a 128-bit RAM, and a bank of sixteen 16-bit registers were implemented in a 0.35 m CMOS technology. The ROM and RAM memory capacity will be expanded to 2kBytes and 8 kBytes in order to integrate a System on Chip (SoC) for irrigation control on crops. An architecture that integrates and expands the memory according to a 16-bit RISC microprocessor datapath was also proposed. Design for Testability (DFT) techniques were also used. After simulation and validation with the CADENCE framework, the circuits were sent to fabrication.
metadata.dc.description.unidade: Faculdade de Tecnologia (FT)
Departamento de Engenharia Elétrica (FT ENE)
Description: Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2008.
metadata.dc.description.ppg: Programa de Pós-Graduação em Engenharia Elétrica
Collection(s) :Teses, dissertações e produtos pós-doutorado

Affichage détaillé " class="statisticsLink btn btn-primary" href="/jspui/handle/10482/7194/statistics">



Tous les documents dans DSpace sont protégés par copyright, avec tous droits réservés.