Skip navigation
Please use this identifier to cite or link to this item: https://repositorio.unb.br/handle/10482/4015
Files in This Item:
File Description SizeFormat 
2008_GenivalMarianoAraujo.pdf1,91 MBAdobe PDFView/Open
Title: Conversor tensão-corrente em tecnologia cmos para um conversor analógico/digital de um sistema em chip
Other Titles: Voltage to current converter in cmos technology for an analog/digital converter of a system on chip
Authors: Araújo, Genival Mariano de
Orientador(es):: Costa, José Camargo da
Assunto:: Circuitos elétricos
Engenharia elétrica
Circuitos integrados
Issue Date: 24-Mar-2010
Citation: ARAUJO, Genival Mariano de. Conversor tensão-corrente em tecnologia cmos para um conversor analógico/digital de um sistema em chip. 2008. 74 f. Dissertação (Mestrado em Engenharia Elétrica)-Universidade de Brasília, Brasília, 2008.
Abstract: Este trabalho apresenta o desenvolvimento do projeto de um conversor tensão-corrente que será agregado a uma interface analógica de um sistema em chip. O conversor VI, como será chamado, é responsável pela conversão dos sinais de tensão, provenientes de um circuito condicionador de sinais, em sinais de corrente antes de Serem entregues um conversor analógico UM-Um conversor (digital / D). Todo desenvolvimento do projeto foi feito na tecnologia CMOS 0,35 μm utilizando programas CAD para captura de esquemático simulação, verificação de regras de projeto, comparação Leiaute esquemático xe Extração de parasitas. A metodologia utilizada foi a de desenvolvimento de projeto analógico, partindo de uma hierarquia de blocos até chegar a um nível de hierarquia mais alto. ______________________________________________________________________________________ ABSTRACT
This work presents the design of a voltage-to-current converter that will be aggregated to an analog interface of a system-on-chip. The V-I converter, as it will be called, is responsible for converting the voltage signals acquired from a signal conditioner circuit into current signals before delivering them to an analog-to-digital converter (A/D converter). The design was developed based on 0.35 μm CMOS process technology using Cadence EDA software for schematic capture, simulation, design rules check, layout versus schematic comparison and parasitic resistence and capacitance extraction. A bottom-up analog design methodology was used, i.e., the blocks were implemented and then integrated in the final system.
Description: Dissertação (mestrado)—Universidade de Brasília, Faculdade de Tecnologia, Departamento de Engenharia Elétrica, 2008.
Appears in Collections:ENE - Mestrado em Engenharia Elétrica (Dissertações)

Show full item record Recommend this item " class="statisticsLink btn btn-primary" href="/handle/10482/4015/statistics">



Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.